modelsim发现include关联的文件编译报语法错误,文件名需要写绝对路径,即使这个文件和工程其它文件在一个目录上。例如只写成 `include "c0_ddr3_model_parameters.vh" 是不行的,要使用绝对路径,如 `include "G:\06_luster\11_HDS ...
分类:
其他好文 时间:
2016-11-23 23:37:29
阅读次数:
226
先看下micron公司对DDR3命名的规则: 在设置xilinx ISE中的DDR时 在选择芯片时,不清楚该怎么选择。 请教汤工,给出的答案是Speed等级高的可以兼容等级低的芯片,个在实验之中用的是-125的速度等级,所以在 -125、-15E和-187E都可以选择。 ...
分类:
其他好文 时间:
2016-11-22 12:42:54
阅读次数:
172
学习FPGA逻辑设计课程 熟练使用ISE Quartus Modelsim掌握四种FPGA经典设计思想:流水线 乒乓操作 串并转换 数据同步调试经常的模块:PLL RAM ROM FIFO dds 任意奇偶分频 计数器 状态机 掌握测试文件编写方法常用接口协议逻辑开发:串口(rs232 rs485 ...
分类:
其他好文 时间:
2016-11-12 22:21:24
阅读次数:
241
VC709E增强版基于FMC接口的XilinxVertex-7FPGAV7
XC7VX690TPCIeX8接口卡一、板卡概述本板卡基于Xilinx公司的FPGA
XC7VX690T-FFG1761芯片,支持PCIeX8、64bit
DDR3容量2GByte,HPC的FMC连接器,板卡支持各种接口输入,软件支持windows。二、功能和技术指标:
1、标准PCI-E接口,..
分类:
其他好文 时间:
2016-11-09 23:28:16
阅读次数:
391
一、利用正则表达式 关键正则表达式 .*(关键词1|关键词2|关键词3).* 模拟业务代码 时间空间占用情况 前提 关键词共有28448个,将其编译成上述的正则表达式 16GB 1600 MHz DDR3 时间情况(多次实验平均结果) 读取敏感词:38 编译正则表达式:41 空间情况(多次实验平均结 ...
分类:
其他好文 时间:
2016-11-09 22:58:24
阅读次数:
266
DDR1,DDR2,DDR3内存条(DDR是Double Data Rate双倍速率同步动态随机存储器的英文缩写)就是俗称的一二三代内存条。这三种内存条工艺不同,接口不同,性能不同,互不兼容。要区分它们,也不难。 DDR1,DDR2,DDR3内存条(DDR是Double Data Rate双倍速率同 ...
分类:
其他好文 时间:
2016-08-31 15:46:58
阅读次数:
136
iTOP-4412开发平台是北京迅为电子研发设计的嵌入式开发板平台,核心板配备64位双通道2GB DDR3,16GBEMMC存储,三星原厂S5M8767电源管理芯片,低功耗。底板板载高精度GPS模块,WIFI蓝牙模块,CAN,RS485等工业接口。资料,源码全开源。 ...
分类:
其他好文 时间:
2016-07-13 20:37:36
阅读次数:
428
FPGA DDR3调试 Spartan6 FPGA芯片中集成了MCB硬核,它可以支持到DDR3。在Xilinx的开发工具Xilinx ISE中提供了MIG IP核,设计者可以用它来直接生成 DDR3 控制器设计模块,并通过 MIG 的 GUI 图形界面完成相关配置。 首先,建立ISE工程,并添加MI ...
分类:
其他好文 时间:
2016-07-06 20:15:44
阅读次数:
453
这两天正在学习FPGA如何控制DDR3的读写,找到一篇个人感觉比较有意义的文章,可以对DDR的内部结构有一个初步的了解。原文出处:http://blog.chinaunix.net/uid-28458801-id-3459509.html,感谢大神的付出。 首先,我们先了解一下内存的大体结构工作流程 ...
分类:
其他好文 时间:
2016-07-06 13:04:15
阅读次数:
154
E4418CORE基于三星和NEXELL联合发布的四核COTEX-A9CPU,主频最高为1.6GHz,4418集成了高性能GPU,具有2D和3D加速功能。E4418CORE内部集成1GB(M18型)和2G(M2A型)的DDR3内存,支持DDR3-1600内存,总线频率最高800MHz。核心板在布线上严格按照DDR3规范进行LAYOUT和阻抗匹配。E44..
分类:
其他好文 时间:
2016-07-05 19:14:25
阅读次数:
323