1.名词解释: FPGA:现场可编程门阵列,一般工艺SRAM(易失性),所以要外挂配置芯片。 CPLD:复杂可编程逻辑器件,一般工艺Flash(不易失)。 ASIC:专用集成电路 SOC:片上系统 SOPC:片上可编程系统 2.Verilog语法类: ①Verilog两大数据类型:一类是线网类型,另 ...
分类:
其他好文 时间:
2017-09-16 13:35:09
阅读次数:
185
基本概念: 内存: SRAM 静态内存 特点:容量小、价格高,优点:不需要软件初始化,上电就能用。 DRAM 动态内存 特点:容量大、价格低,缺点:上电不能用,需要软件初始化。 单片机中:内存需求量小,而且希望开发尽量简单,适合全部用SRAM。 嵌入式系统:内存需求量大,而且没有NorFlash等可 ...
分类:
其他好文 时间:
2017-09-08 00:25:08
阅读次数:
249
0、嵌入式系统开发流程: 1、S5PV210内部结构图 2、S5PV210系统启动三阶段正解 根据S5PV210芯片手册第6章所述S5PV210 consists of 64KB ROM and 96KB SRAM as internal memory(意思210芯片有两块片上内存,ROM:64KB ...
分类:
其他好文 时间:
2017-08-26 12:44:17
阅读次数:
275
STM32F103 待机模式介绍 本章节我们主要讲解待机模式,待机模式可实现系统的最低功耗。该模式是在 Cortex-M3 深睡眠模式时关闭电压调节器。整个 1.8V 供电区域被断电。 PLL、 HSI 和 HSE 振荡器也被断电。 SRAM 和寄存器内容丢失,只有备份的寄存器和待机电路维持供电。 ...
分类:
其他好文 时间:
2017-08-13 00:10:03
阅读次数:
156
SDR SDRAM控制器设计 1sdram控制器概述1.1 sdram控制器简介该控制器为SDR SDRAM操作提供一个简单的接口,使得读写SDRAM像读写普通FIFO或者SRAM一样简单。该控制器具有如下特性:l 读写时钟:100Mhz—133Mhz l 读写端口:两个独立的写端口和两个独立的读端... ...
分类:
其他好文 时间:
2017-08-04 18:23:55
阅读次数:
294
特点简介: SRAM :静态RAM,不用刷新,速度可以非常快,像CPU内部的cache,都是静态RAM,缺点是一个内存单元需要的晶体管数量多,因而价格昂贵,容量不大。 DRAM:动态RAM,需要刷新,容量大。 SDRAM:同步动态RAM,需要刷新,速度较快,容量大。 DDR SDRAM:双通道同步动 ...
分类:
其他好文 时间:
2017-07-27 10:42:33
阅读次数:
117
一、硬件结构S5PV210存储部分的硬件结构大致为:内置SRAM+外接大容量DRAM+外接大容量Nand(S5PV210采用的是iNand)。S5PV210内置了一块96kb的SRAM(即iRAM),同时还内置了一块64kb的NorFlash(即iROM)。二、启动过程1、当CPU上电之后,开始从iROM中内置的代码BL0执行,这段代..
分类:
其他好文 时间:
2017-07-26 22:03:29
阅读次数:
167
一、一些存储类相关的概念1、ROM(readonlymemory)只读存储器,一般作为外部存储器,类似于硬盘、Flash、光盘等。2、RAM(ramdamaccessmemory)随机访问存储器,内部存储器,用来存储程序,比如DRAM、SRAM、DDR等。RAM又可分为DRAM(dynamicram)动态RAM和SRAM(staticram)静态RAM,..
分类:
其他好文 时间:
2017-07-15 20:25:57
阅读次数:
106
在使用keil开发STM32应用程序时,点击Build后在Build Output窗口中经常会有如下信息:<ignore_js_op> 以前一直好奇这几个参数和实际使用的STM32芯片中Flash和SRAM的对应关系,于是上网搜了一圈,做如下总结: 这些参数的单位是Byte 图中几个参数分别代表 C ...
分类:
其他好文 时间:
2017-07-15 15:50:58
阅读次数:
193
DMA(Direct Memory Access)直接储存器访问 dsPIC33F DMA子系统使用双端口SRAM储存器(DPSRAM)和寄存器结构,这种架构无需进行周期挪用。 周期挪用的意思就是(也叫周期窃取)当CPU和DMA都需要访问储存器时,DMA优先级高于CPU,会使CPU暂停。当CPU正在 ...
分类:
其他好文 时间:
2017-07-12 18:51:13
阅读次数:
176