码迷,mamicode.com
首页 >  
搜索关键字:时钟频率    ( 179个结果
adc mda 的一些配置,,,非常感谢分享这些内容的人
1、对于ADC来说,我们关注的是它的分辨率、转换速度、ADC类型、参考电压范围。A、分辨率,12位分辨率,最小量化单位LSB=VREF+/212B、转换时间,可编程的,采样一次至少要用14个ADC时钟周期,而ADC时钟频率最高为14MHz,也就是说它的最短采样时间为1usC、ADC类型,类型决定了性...
分类:其他好文   时间:2014-12-10 00:16:46    阅读次数:232
MVD204 四屏扩展仪
MVD204四屏扩展仪1.支持一个dual link DVI or Displayport 输入,最大输入时钟频率330Mhz。2.输出接口支持DVI-I 支持VGA和DVI 输出3.灵活的输出方式 2x1,3x1,4x1,2x2,1x2,1x3,1x4 4.自适应均衡技术 在330Mhz时,DVI...
分类:其他好文   时间:2014-12-09 11:53:01    阅读次数:225
定时器中断---那些年我们一起玩mini2440(arm9)裸机
(时钟体系)时钟概念:★时钟脉冲:一个按一定电压幅度,一定时间间隔连续发出的脉冲信号;★时钟频率:在单位时间(如:1秒)内产生的时钟秒冲数;时钟的作用:时钟信号是时序逻辑的基础,它用于决定逻辑单元中的状态何时更新。数字芯片中众多的晶体管都工作在开关状态,它们的导通和关断动作无不是按照时钟信号的节奏进...
分类:其他好文   时间:2014-12-08 12:08:51    阅读次数:423
单片机时钟周期、机器周期、指令周期的区别
时钟周期:    时钟周期也称为振荡周期,定义为时钟脉冲的倒数(可以这样来理解,时钟周期就是单片机外接晶振的倒数,例如12M的晶振,它的时间周期就是1/12 us),是计算机中最基本的、最小的时间单位。    在一个时钟周期内,CPU仅完成一个最基本的动作。对于某种单片机,若采用了1MHZ的时钟频率,则时钟周期为1us;若采用4MHZ的时钟频率,则时钟 周期为250us。由于时钟脉冲是计算机的基本...
分类:其他好文   时间:2014-12-05 09:17:31    阅读次数:266
延时程序详解
//延时程序void DelayMS(uint x){ uchar i; while(x--) { for(i=120;i>0;i--); }}以此程序为例,DelayMS(5)表示耗时5*120个指令周期,若单片机设定时钟频率为12MHz,延时时间为5*120/12000000s。也就是De...
分类:其他好文   时间:2014-12-01 18:55:22    阅读次数:196
时钟频率和数据频率之间的关系搞清楚
1.内存和CPU的有关数据在正式讨论问题之前,我们首先要把内存的核心频率、时钟频率和数据频率之间的关系搞清楚,而且应该特别熟悉。这是讨论这个问题的基础。见下表:表1内存名称及各种频率列表由表1可见,核心频率、时钟频率和数据频率之间有固定的关系。它们之间的比例关系见表2。表2.内存的核心频率、时钟频率...
分类:其他好文   时间:2014-11-27 12:15:11    阅读次数:2664
linux内核中的时间接口
时钟中断:是硬件中的定时器以固定的时间产生一次中断。时钟中断频率:1s中的时钟中断次数;我们可以通过更改相应的配置,来改变一个系统的时钟中断频率。先来看看X86平台上的时钟中断频率:有以上可知,内核通过使用HZ宏来表示在内核中的时钟频率为CONFIG_HZ,当然我们就可以通..
分类:系统相关   时间:2014-11-27 06:55:35    阅读次数:291
频率单位的转换
频率通常的定义是波形每秒钟变化或振动的次数,在计算机中不同硬件对Hz的定义各不相同。 CPU:Hz用来表示时钟频率。目前的CPU通常以MHz和GHz作为计量单位。 显示器:在显示器中有三个频率指标,分别是行扫描频率(行频)、场扫描频率(也称刷新频率)和带宽频率。此三个频率指标越高,那么这台显示器的最大分辨率和刷新率也就相应越高。 音箱、耳机:通常用来计量音箱或耳机的频响...
分类:其他好文   时间:2014-11-25 18:42:12    阅读次数:150
演示: GTS流量整形和CAR流量监管的效果及相关实践计划
演示:GTS流量整形和CAR流量监管的效果及相关实践计划演示目标:1理解clockrate(时钟频率)和bandwidth(带宽)与接入速率的关系2在模拟运营商的接入路由器ISP上配置CAR监管用户流量到认购速率64K3取证模拟的企业网络以128K的接入速率冲击64K的认购监管速率,出现数据丢包现象4..
分类:其他好文   时间:2014-11-17 12:35:25    阅读次数:204
4级流水线64位加法器
现在开始学习使用FPGA实现数字信号处理算法。这是第一个算法实现:使用四级流水线,提高64位加法器的速度。使用流水线提高运算速度是以面积换取速度的做发。算法的思想是:如果使用一个64位的加法器实现,延时肯定比16位的加法器延时要大。也就是说16位的加法器的时钟频率可以更高。(具体高多少,呵呵我也不知...
分类:其他好文   时间:2014-10-07 19:06:23    阅读次数:309
179条   上一页 1 ... 15 16 17 18 下一页
© 2014 mamicode.com 版权所有  联系我们:gaon5@hotmail.com
迷上了代码!