注意事项:
(1)首先STM32需要设置nCE和nConfig信号,即nCE置高,nConfig拉低,获得EPCS的控制权,而后对EPCS操作,操作完成后需要释放这两个管脚,即nCE拉低,nConfig置高。
(2)EPCS的极性为:sck为空闲状态为高电平,采样边沿为SCK的第二个跳变沿,(即上升沿,注意前提是SCK空闲为高)
SPI_InitStruct.SPI_Direction= S...
分类:
其他好文 时间:
2014-06-20 12:40:20
阅读次数:
690
一、ADXL345简介ADXL345是ADI公司推出的三轴(x,y,z)iMEMS数字加速度计(digital
accelerometer),具有在16G下高分辨率(13Bit)测量能力,同时具备16Bit数字输出。ADXL345
适用于静态倾角测量以及动态加速度测量,高达4mg/LSB的灵敏度允许...
分类:
其他好文 时间:
2014-06-16 10:56:03
阅读次数:
1151
WIZnet 是 ARM mbed 的官方合作伙伴,并为 mbed 发布了W5500库。这个库支持 W5100, W5200 及 W5500,你可以通过SPI将你的 WIZ550io 连接mbed平台。以下详解了如何在mbed平台上使用WIZnet以太网库。我们用 几个mbed平台测试过,如果你有任何问题,可以在Wiznet mbed 社区留言。...
分类:
其他好文 时间:
2014-06-15 19:14:02
阅读次数:
249
SPI是英语SerialPeripheralinterface的缩写,顾名思义就是串行外围设备接口。是Motorola首先在其MC68HCXX系列处理器上定义的。SPI接口主要应用在EEPROM,FLASH,实时时钟,AD转换器,还有数字信号处理器和数字信号解码器之间。SPI,是一种高速的,全双工,...
分类:
其他好文 时间:
2014-06-13 20:21:30
阅读次数:
354
最近在实际的项目中碰到这样的问题:
嵌入式系统DDR (RBC row, bank, columne), 每块1Gbit816, 两块由片选决定读写其中的一块.
Memory controller通过AXI连接在SOC中.
1.
在I-CACHE没有使能的情况下, 通过MC访问DDR有三路TRAFFIC, 分别是取指令, CPU刷/写FRAME BUFFER, DMA取/读FRAM...
分类:
其他好文 时间:
2014-06-08 08:58:15
阅读次数:
242
Sharp memory LCD具有较低的功耗,广泛用于智能手表等低功耗领域。与墨水屏相比,刷新率高,超薄,且外围元件极少,仅三个电容便可工作。Espruino 提供了相应的模块和图形驱动,使用SPI接口,非常方便应用!
本节使用1.28寸128*128分辨率的LS013B7H03,采用3.3V供电。
首先我们需要对SPI接口进行设置,我们使用的引脚为B3(SPI1_SCK)、B5(SPI1_MOSI) 、C4(SCS)、C12(EXTCOMIN),波特率为1M,位顺序为lsb(即低位先发),因此设置如下:...
分类:
其他好文 时间:
2014-06-08 08:12:03
阅读次数:
585
The master DMA arbitration control register (MDMAARBU) controls the priority levels of MDMA requests going out of CorePac. It controls the priority levels used by the L2 memory
controller when sendi...
分类:
其他好文 时间:
2014-06-03 02:39:09
阅读次数:
311
当我们在应用程序中编写write系统调用,向磁盘中写入数据时,写入请求会先调用底层写函数,将请求先写入内存中的页高速缓存(page cache)中,写入成功则立刻返回,真正的写入磁盘操作会延迟执行。Page cache是硬盘在内存中的一个缓存,是linux内核所使用的主要磁盘高速缓存,在绝大多数情况下,内核在读写磁盘时都引用page cache(极少数应用会绕过页高速缓存,如数据库软件)。...
分类:
其他好文 时间:
2014-06-02 22:38:57
阅读次数:
311
SPI的CPOL为0,则时钟空闲时为低电平 为1,则时钟空闲时为高电平 phase
为0:在串行同步时钟的第一个跳变沿(上升或下降)数据被采样 CPHA=1,在串行同步时钟的第二个跳变沿(上升或下降)数据被采样
分类:
其他好文 时间:
2014-06-02 00:40:17
阅读次数:
272