码迷,mamicode.com
首页 >  
搜索关键字:布线    ( 502个结果
想说APR真累,总结了一些APR的牢骚
PR管的事情太多了,有几个难点,都要操心的,操心多了人就累 。1) library prepare, 不管是build lef还是BPV fram view, 总是有些问题,不解决好,直接导致布线问题,2) floorplan,这个操心的事情太多了,MACRO place, IO PLACE , E...
分类:其他好文   时间:2014-12-16 18:35:15    阅读次数:252
IC设计中的功耗分析的流程
首先声明本文所讲的范围,在这篇文章中,是采用synopsys的设计流程,对数字电路进行功耗分析,生成功耗分析报告的流程。分析的对象是逻辑综合之后布局布线之前的功耗分析,以及布局布线之后的功耗分析。 Synopsys做功耗分析使用到的工具是:Primetime PX, Prime Rail。PTPX可...
分类:其他好文   时间:2014-12-16 18:30:23    阅读次数:428
校园导游图的课程设计(三)
两天和作一天吧只要是作 prime 算法的实现,作用是找一个图的最小生成树,用的是列表void Prim( ListMatrix *G, int start )/* * 寻找一某一点为核心的最佳布线 * 即使用prime最小生成树 */ { struct{ ...
分类:其他好文   时间:2014-12-12 22:02:40    阅读次数:197
工程布线小记
工程布线双绞线英文名:twist-pair屏蔽双绞线:STP非屏蔽双绞线:UTP室内双绞线标准:EIA/TIA-568定义了7类线5类线(cat5):带宽1~100MHZ常见标准10Base-和100Base-T(市场主流产品)100Base-T技术标准:包括100Base-tx(八根线中的四根传输)和100Base-T4(八根中6根传输)----已淘汰超5类..
分类:其他好文   时间:2014-12-09 20:00:31    阅读次数:238
FPGA 提高 时序的方法
解决FPGA时序问题的八大忠告 忠告一、、如果时序差的不多,在1NS以内,可以通过修改综合,布局布线选项来搞定,如果差的多,就得动代码。   忠告二、看下时序报告,挑一个时序最紧的路径,仔细看看是什么原因导致,先看逻辑级数是多少?是哪种电路有问题,乘法器 或者还是RAM接口数据 先弄清楚哪儿的问题   忠告三、搞时序优化的话 插入寄存器是王道 但也要看具体情况 不...
分类:其他好文   时间:2014-12-09 10:32:16    阅读次数:157
DDR布线要求及拓扑结构分析
在DDR的PCB设计中,一般需要考虑等长和拓扑结构。等长比较好处理,给出一定的等长精度通常是PCB设计师是能够完成的。但对于不同的速率的DDR,选择合适的拓扑结构非常关键,在DDR布线中经常使用的T型拓扑结构和菊花链拓扑结构,下面主要介绍这两种拓扑结构的区别和注意要点。 T型拓扑结构,也称为星型拓扑结构,其结构如图一所示。星型拓扑结构每个分支的接收端负载和走线长度尽量保持一致,这就保证了每个分支...
分类:其他好文   时间:2014-12-06 19:34:53    阅读次数:217
网线制作
本文讲的是如何制作一条可以联网的网线。首先准备以下工具:双绞线,水晶头,压线钳,测线器(非必要)。双绞线(TP:TwistedPairwire)是综合布线工程中最常用的一种传输介质,它是由两根具有绝缘保护层的铜导线组成;双绞线可以分为屏蔽双绞线(STP)与非屏蔽双绞线(UTP)两..
分类:其他好文   时间:2014-12-06 18:22:32    阅读次数:289
Nyoj38-布线问题-prim
布线问题 时间限制:1000 ms  |  内存限制:65535 KB 难度:4 描述南阳理工学院要进行用电线路改造,现在校长要求设计师设计出一种布线方式,该布线方式需要满足以下条件: 1、把所有的楼都供上电。 2、所用电线花费最少 输入第一行是一个整数n表示有n组测试数据。(n 每组测试数据的第一行是两个整数v,e. v表示学校里楼的总个数(v 随后...
分类:其他好文   时间:2014-12-06 15:30:08    阅读次数:183
cadence allegro 布线时添加过孔
1.在放置过孔前先要进行简单的设置。在菜单栏Setup->Constraints->physical出来的列表里面找到vias 点击出现一个对话框在对话框中选择需要的过孔。(类型比较多可以在下面过滤器输入v*)选择好过孔后关闭即可。当然还有很多约束在这里设置,比如多大的线宽对应多大的过孔..2.使用...
分类:其他好文   时间:2014-12-02 22:23:30    阅读次数:367
[转] 电子技术·笔记1(9月份)
一、I/O接口强推挽输出二、PCB布线1、输入端与输出端的边线应避免相邻平行,以免产生反射干扰。必要时应加地线隔离;两相邻层的布线要互相垂直,平行容易产生寄生耦合。2、地线>电源线>信号线,通常信号线宽为:8mil~12mil;电源线为50mil~100mil。对数字电路的PCB可用宽的地导线组成一...
分类:其他好文   时间:2014-12-02 22:02:04    阅读次数:334
502条   上一页 1 ... 43 44 45 46 47 ... 51 下一页
© 2014 mamicode.com 版权所有  联系我们:gaon5@hotmail.com
迷上了代码!