1. 作为一种硬件描述语言,verilog可以直接描述硬件结构,也可以通过描述系统行为实现建模,其主要特点和功能有: *描述基本逻辑门和基本开关模型。* 允许用户定义基元。* 可以指定设计中的端口到端口的延时,路径时延和设计中的时序检查。 *可以采用多种方式进行建模,这些方式包括(1)顺序行为描述建...
分类:
其他好文 时间:
2014-12-29 19:49:20
阅读次数:
225
原文网址:http://www.dz3w.com/info/digital/75751.html什么叫三态门/高阻态? 及三态门的应用什么叫态门三态门,是指逻辑门的输出除有高、低电平两种状态外,还有第三种状态——高阻状态的门电路。高阻态相当于隔断状态(电阻很大,相当于开路)。 三态门都有一个EN控制...
分类:
其他好文 时间:
2014-12-16 15:01:40
阅读次数:
239
AS117可提供1A线性电源:144管脚5万门以下AS2839、LT1085/6可提供3A线性电源:240管脚30万逻辑门以下TPS54350可提供3A电流开关电源:适合大部分需求复位一般是低电平复位(个别除外),芯片复位(MAX708S/706S¥1.6系列,高低电平2中复位方式,有电源监控能力。...
分类:
其他好文 时间:
2014-10-04 01:27:05
阅读次数:
264
##TTL TTL集成电路的主要型式为晶体管-晶体管逻辑门 (transistor-transistor logic gate),TTL大部分都采用5V 电源。 - 输出高电平Uoh和输出低电平Uol Uoh≥2.4V,Uol≤0.4V - 输入高电平和输入低电平 Uih≥2.0...
分类:
其他好文 时间:
2014-08-18 12:42:55
阅读次数:
183
扇入、扇出系数扇入系数是指门电路允许的输入端数目。一般门电路的扇入系数为1—5,最多不超过8。扇出系数是指一个门的输出端所驱动同类型门的个数,或称负载能力。一般门电路的扇出系数为8,驱动器的扇出系数可达25。扇出系数体现了门电路的负载能力。灌电流、拉电流当逻辑门输出端是低电平时,灌入逻辑门的电流称为...
分类:
其他好文 时间:
2014-07-26 17:01:21
阅读次数:
295
参考了 《Altera FPGA/CPLD 设计》高级篇,
关于状态机的推荐写法实现的功能是一样的但是编译使用的逻辑门如下图:下图是我自己编的状态机需要的逻辑:下图是使用推荐的有限状态机后,编译消耗的资源:总结:推荐的有限状态机,分为2个always
块。 一个用于控制状态的转移,一个用于当前状态的...
分类:
其他好文 时间:
2014-05-09 03:20:03
阅读次数:
378