Math.Round這個函數的解釋是將值按指定的小數位數舍入,但並不就是四捨五入。這種舍入有時稱為就近舍入或四舍六入五成雙其實在VB,VBScript,C#,J#,T-SQL中Round函數都是採用Banker'srounding(銀行家舍入)演算法,即四舍六入五取偶。事實上這也是IEEE規定的舍入...
分类:
其他好文 时间:
2014-09-10 15:33:50
阅读次数:
191
本文由《IEEE Software》杂志首发,现在由InfoQ和IEEE Computer Society联合向您呈现。在软件工程中,非功能性需求(nonfunctional requirements,简称NFRs)与软件架构(software architectures,简称SAs)之间存在着紧密...
分类:
其他好文 时间:
2014-09-07 14:47:55
阅读次数:
271
FPGA设计人体分为设计输入、综合、功能仿真(前仿真)、实现、时序仿真(后仿真)、配置下载等六个步骤,设计流程如图2所示。下面分别介绍各个设计步骤。
1 设计输入
设计输入包括使用硬件描述语言HDL、状态图与原理图输入三种方式。HDL设计方式是现今设计大规模数字集成电路的良好形式,除IEEE标准中VHDL与Verilog HDL两种形式外,尚有各自FPGA厂家推出的专用语言...
分类:
其他好文 时间:
2014-09-05 10:07:41
阅读次数:
297
根据IEEE 828和CMM/CMMI,配置管理计划常常被认为是一份文档,确实的,对于一个大项目而言,往往需要制定项目自身的配置管理计划。 但不是所有的组织都是软件外包组织,不是每个项目针对的是不同的客户。 在非软件外包的高效软件开发组织中,推荐的配置管理计划应有三个层面。 首先是组织层面,一...
分类:
其他好文 时间:
2014-09-02 15:26:14
阅读次数:
227
第三届IEEE非易失性存储系统和应用专题论文集研讨会(NVMSA 2014),旨在作为一个平台,让全球学术界和工业届非易失性存储研究者自由分享知识、交流经验、洞察未来,加速非易失存储的设计和应用。
分类:
其他好文 时间:
2014-08-29 17:36:08
阅读次数:
206
原文:http://blog.csdn.net/dlutxie/article/details/7980389浮点运算一直是定点CPU的难题,比如一个简单的1.1+1.1,定点CPU必须要按照IEEE-754标准的算法来完成运算,对于8位单片机来说已经完全是噩梦,对32为单片机来说也不会有多大改善。...
分类:
其他好文 时间:
2014-08-27 12:53:57
阅读次数:
285
问题2:double型浮点数能精确到多少位小数?或者,这个问题本身值得商榷?既然double是浮点数,它的小数点的位置是“浮动”的,所以很难说double类型能精确到小数点后面几位。通常这个关于精度的问题都是通过它能表示的有效数字(十进制)的位数来表示的。遵循IEEE标准的8字节(64位)的doub...
分类:
其他好文 时间:
2014-08-19 12:28:44
阅读次数:
1748
根据IEEE 828和CMM/CMMI,配置管理计划常常被认为是一份文档,确实的,对于一个大项目而言,往往需要制定项目自身的配置管理计划。但不是所有的组织都是软件外包组织,不是每个项目针对的是不同的客户。在非软件外包的高效软件开发组织中,推荐的配置管理计划应有三个层面。首先是组织层面,一般,提供统一的配置管理服务,不会允许每个团队自己搭建配置管理服务器。所以对于组织级的配置管理服务要有所约定,约定...
分类:
其他好文 时间:
2014-08-19 07:08:13
阅读次数:
292
1.ECMAScript中所有数都以IEEE-754 64位格式存储,但位操作符不直接操作64位的值.是先64位转换成32位的整数,再操作,得到结果再转成64位.2.首位是符号位.之后的31位代表整数的值.3.用toString(2)打印二进制,得到的是被处理过的二进制.4.按位非(NOT)~,数转...
分类:
Web程序 时间:
2014-08-19 00:46:43
阅读次数:
249
转: http://blog.csdn.net/wangwq87/article/details/7106240 JTAG用的计算机的并口,JTAG也是一种国际标准测试协议(IEEE 1149.1兼容),主要用于芯片内部测试。现在多数的高级器件都支持JTAG协议,如DSP、FPGA器...
分类:
其他好文 时间:
2014-08-18 18:57:12
阅读次数:
235