谈完国产的君正,让我们再看看呛了君正财路的freescale iMX51。这是freescale近期的主打产品,用的是ARM Cortex A8架构,主频在消费电子领域最高可达800MHz,在工业领域可达600MHz(估计基于工业领域对温度与稳定性更严格的要求)。标准型iMX512支持DDR2、集成...
分类:
其他好文 时间:
2014-10-13 12:31:19
阅读次数:
194
黑金动力的资料还是非常有价值的。通过建模篇,对于给定的时序关系,我总能实现。但是,这总是很初级的能力。也只是为后面的建模服务。所以,现阶段我的能力还是非常有限。我相信我一定会成为牛人,能够独挡一面。借用同学的一句话:仰望星空,脚踏实地。现在来学习FPGA的时序约束。时序约束,是要对时序有要求为前提才...
分类:
其他好文 时间:
2014-10-12 17:20:58
阅读次数:
234
概述我以为这样比没有意义,做嵌入式系统最大特征是“嵌入”二字,也就是说你的控制系统是嵌入于你的控制对象之中,所以首先是服从于对象的需求和特征,脱离对象空论谁好谁坏有何依据? 每个MCU都有其存在的价值,每个使用者的选择都有其道理,AVR开始时是以单时钟周期指令为卖点,相对于当时 12个时钟的经典51...
分类:
其他好文 时间:
2014-10-11 16:39:55
阅读次数:
313
1,一位模二加法法则:加减法等同于异或,没有进位。2,将移位寄存器的某几级作为抽头进行模二加法后作为反馈输入,就构成了有反馈的动态移位寄存器。此方法产生的序列是有周期的。3,假设移位寄存器的级数为n则m序列的周期是2^n-1,(排除全零的情况),也即是说m序列是一种特殊的动态移位寄存器,一般把m序列...
分类:
其他好文 时间:
2014-10-11 13:36:55
阅读次数:
218
1、“台阶”波形,ALC或AD保护起作用,当检测到功率较大时就打1dB衰减,直到功率小于某个值。当起控后功率变小后再减少1dB衰减,直到完全放开。在老的网分上就能到”台阶“功率检测存在时延。2、对FPGA接收到的AD的数据进行分析,看下时钟是好是坏。如果时钟和数据的建立和保持时间正确,可以看到当di...
分类:
其他好文 时间:
2014-10-10 20:57:14
阅读次数:
183
在看这篇文章之前, 建议先好好读下这篇文章。http://download.csdn.net/detail/angelbosj/8013827。
剩下的事情,就比较简单。 请读 lattice 的《Timing Closure》....
分类:
其他好文 时间:
2014-10-09 03:10:37
阅读次数:
594
现在开始学习使用FPGA实现数字信号处理算法。这是第一个算法实现:使用四级流水线,提高64位加法器的速度。使用流水线提高运算速度是以面积换取速度的做发。算法的思想是:如果使用一个64位的加法器实现,延时肯定比16位的加法器延时要大。也就是说16位的加法器的时钟频率可以更高。(具体高多少,呵呵我也不知...
分类:
其他好文 时间:
2014-10-07 19:06:23
阅读次数:
309
有些FPGA中是不能直接对浮点数进行操作的,只能采用定点数进行数值运算。对于FPGA而言,参与数学运算的书就是16位的整型数,但如果数学运算中出现小数怎么办呢?要知道,FPGA对小数是无能为力的,一种解决办法就是采用定标。数的定标就是将要运算的浮点数扩大很多倍,然后取整,再用这个数进行运算,运算得到的结果再缩小相应的倍数就可以了。在设计中,一定不要忘记小数点。在FPGA 中是体现不出来小数点的,小...
分类:
其他好文 时间:
2014-10-04 14:11:56
阅读次数:
146
AS117可提供1A线性电源:144管脚5万门以下AS2839、LT1085/6可提供3A线性电源:240管脚30万逻辑门以下TPS54350可提供3A电流开关电源:适合大部分需求复位一般是低电平复位(个别除外),芯片复位(MAX708S/706S¥1.6系列,高低电平2中复位方式,有电源监控能力。...
分类:
其他好文 时间:
2014-10-04 01:27:05
阅读次数:
264
最近 做一个项目------4个 1080p(1920 x 1080) 合成 一个 4K(3840 x 2160,297M)的接口板。当 1080p 进去, 1080p出来的时候,视频正常 播放出来。 可是当 1080p进, 4k出来的时候,视频图像上会有水波纹。当时就猜想是 FPGA 送给 下游器件SII9136的 时序不能满足。于是把输出的时钟反向有了一定的效果, 水波纹少了很多。后来用示波器...
分类:
其他好文 时间:
2014-09-30 19:45:49
阅读次数:
252