码迷,mamicode.com
首页 >  
搜索关键字:verilog    ( 813个结果
基于FPGA的简易数字时钟
基于FPGA的可显示数字时钟,设计思路为自底向上,包括三个子模块:时钟模块,进制转换模块,led显示模块。所用到的FPGA晶振频率为50Mhz,首先利用它得到1hz的时钟然后然后得到时钟模块,把时钟模块输出的时、分、秒输入到进制转换模块后得到十进制的值再输入到led显示模块,该工程已经在FPGA开发板上亲测可用。...
分类:其他好文   时间:2014-07-15 13:08:35    阅读次数:335
verilog数组定义及其初始化
这里的内存模型指的是内存的行为模型。Verilog中提供了两维数组来帮助我们建立内存的行为模型。具体来说,就是可以将内存宣称为一个reg类型的数组,这个数组中的任何一个单元都可以通过一个下标去访问。这样的数组的定义方式如下:reg [wordsize : 0] array_name [0 : arr...
分类:其他好文   时间:2014-07-07 22:38:49    阅读次数:1008
关于verilog阻塞赋值与非阻塞赋值的一些浅见
最近学到了关于verilog的阻塞赋值与非阻塞赋值的一些区别,经过网上查阅与仿真实验,有了一些理解。希望能够记下来。说到verilog的阻塞与非阻塞赋值,不得不说的就是verilog的事件表,如下:阻塞赋值,属于活跃事件,计算完RHS(Right Hand Side)立即更新左值。期间同一块内其他语...
分类:其他好文   时间:2014-07-06 17:13:25    阅读次数:243
自己动手写处理器开篇介绍
使用Verilog HDL设计实现了一款兼容MIPS32指令集架构的处理器——OpenMIPS。OpenMIPS处理器具有两个版本,分别是教学版和实践版。教学版的主要设想是尽量简单,处理器的运行情况比较理想化,与教科书相似,便于使用其进行教学、学术研究和讨论,也有助于学生理解课堂上讲授的知识。实践版的设计目标是能完成特定功能,发挥实际作用。...
分类:其他好文   时间:2014-07-06 11:36:50    阅读次数:215
【黑金原创教程】【FPGA那些事儿-驱动篇I 】连载导读
【黑金原创教程】【Verilog那些事儿-驱动篇I 】连载导读
分类:其他好文   时间:2014-07-02 15:13:37    阅读次数:229
【黑金原创教程】【FPGA那些事儿-驱动篇I 】【实验一】流水灯模块
【黑金原创教程】【Verilog那些事儿-驱动篇I 】【实验一】流水灯模块
分类:其他好文   时间:2014-06-25 17:10:45    阅读次数:238
Verilog中generate语句的用法
在Verilog-2001中新增了语句generate,通过generate循环,可以产生一个对象(比如一个元件或者是一个模块)的多次例化,为可变尺度的设计提供了方便,generate语句一般在循环和条件语句中使用,为此,Verilog-2001增加了四个关键字generate,endgenerat...
分类:其他好文   时间:2014-06-14 18:42:40    阅读次数:904
【黑金原创教程】【FPGA那些事儿-驱动篇I 】连载导读
【黑金原创教程】【Verilog那些事儿-驱动篇I 】连载导读
分类:其他好文   时间:2014-05-29 01:05:40    阅读次数:531
【黑金原创教程】【FPGA那些事儿-驱动篇I 】【实验一】流水灯模块
【黑金原创教程】【Verilog那些事儿-驱动篇I 】【实验一】流水灯模块
分类:其他好文   时间:2014-05-28 22:52:47    阅读次数:346
CRC校验码的verilog实现与仿真结果
循环冗余校验码(CRC)的基本原理是:        将被处理的报文比特序列当做一个二进制多项式A(x)的系数,(任意一个由二进制位串组成的代码都可以和一个系数仅为‘0’和‘1’取值的多项式一一对应。例如:代码1010111对应的多项式为x6+x4+x2+x+1,而多项式为x5+x3+x2+x+1对应的代码101111),该系数乘以2^n(n为生成多项式g(x)中x的最高次幂)以后再除以发送方和...
分类:其他好文   时间:2014-05-25 00:42:41    阅读次数:548
813条   上一页 1 ... 78 79 80 81 82 下一页
© 2014 mamicode.com 版权所有  联系我们:gaon5@hotmail.com
迷上了代码!